S234順序は最初にS2順序を発生させそして、それからS2順序を34ビット遅延させることで作られる。S234順序はS1順序と排他論理和されることでAPL(t)が作成される。
S2AとS2BレジスタはS2を発生するために使用され、S1AとS1Bレジスタと同様な方法で動作する。
S2Aは4092、S2Bは4093でショートサイクルされる。
S2Aは4092で、S2Bは4093でショートサイクルされるために、S1レジスタ同様の動作を行う。
S2Aエポックは3750サイクルを含んでカウントされS2BはS2Aがその3750番目を完了するまで3749サイクルで最後の状態に保持される。
シフトレジスタ入力に戻す排他倫理和のS2AとS2Bの多項式は次式である。
S2A: 1+X1+X3+X4+X5+X7+X8+X9+X10+X11+X12と
S2B: 1+X2+X3+X4+X8+X9+X12
S2Aの初期値は100100100101、S2Bの初期値は010101010100である。
S2AエポックとS2BエポックはS1AとS1Bエポックに関して、S2の期間がS1期間より37チップ分長くなるように処理される。
S2AがS2Aの3750番のS2BがS2Bの3749番のサイクルの最後の状態になった時それぞれ初期状態への移行は37チップ分の間遅延される。
APL週の開始において、S1A、S1B、S2AとS2Bシフトレジスタは週の最初のチップを作るために初期化される。
S1Aに関して、シフトレジスタの処理はAPL週の最後のS1A期間まで続けられる。
この特別なS1A期間の間、S1B、S2AとS2BはS1Aサイクルが完了するまでそれらのそれぞれのサイクル最後の状態に達するとその状態に保持される。(表4.4-1参照)